| 2,3 | VSSRF | 輸入端RF信號(hào)模擬部分地 |
| 4 | ANT | 天線輸入端。高阻抗,在器件內(nèi)部用交流耦合的方式連接到接收器的輸入上,在將接收天線與該端連接時(shí),將在器件的FET門輸入上產(chǎn)生大約2pF的寄生電容 |
| 5 | VDDRF | 輸入端RF信號(hào)模擬部分電源。用于為器件的射頻電路部分提供電源,應(yīng)將VDDRE和VDDBB連接在一起,并應(yīng)通過(guò)低等效電感和低等效電阻的電容器和VSSRF相連,且連線應(yīng)盡可能短 |
| 6 | VDDBB | 輸入端基帶數(shù)字電源;用于為器件的基帶電路部分提供電源。使用時(shí),應(yīng)將VDDRF和VDDBB連接在一起 |
| 7 | CIH | 外部電容接入端;該外部電容的主要作用是維護(hù)內(nèi)部比較器輸入端直流電平上的解調(diào)濾波形 |
| 8 | NC | 不用 |
| 9 | NSSBB | 輸入端基帶數(shù)字地;一般接至基帶部分的電源 |
| 10 | DO | 數(shù)字信號(hào)輸出端;用于輸出與CMOS電平兼容的數(shù)字信號(hào) |
| 11 | SHUT | 關(guān)斷模式邏輯電平控制輸入端;輸入低電平時(shí)可使能接收器。該輸入將在器件內(nèi)部被上拉到VDDRF |
| 12 | WAKEB | 喚醒輸出;當(dāng)監(jiān)測(cè)到RF信號(hào)時(shí)激活輸出以喚醒器件,該輸出信號(hào)與CMOS電平兼容 |
| 13 | CAGC | 自動(dòng)增益控制外部電容接入端;所接的外部電容可與器件內(nèi)部的AGC電路一起來(lái)對(duì)器件的增益進(jìn)行自動(dòng)控制 |
| 14 | SEL1 | 帶寬選擇Bit輸入腳?梢院蚐EL0一起來(lái)組合設(shè)置解調(diào)濾波器的帶寬 |
| 15 | REFOSC | 外部參考振蕩器接入端,可在該腳和VSSBB腳之間連接陶瓷振蕩器或晶體振蕩器,也可以直接輸入0.5VPP的參考時(shí)鐘信號(hào) |
| 16 | SWEN | 掃描模式使能輸入端;用于對(duì)掃描操作模式和固定操作模式進(jìn)行輸入控制。當(dāng)VSWEN為高時(shí),MICRF004為掃描模式;當(dāng)VSWEN為低時(shí),接收器工作普通的超外差式接收狀態(tài)。該腳信號(hào)將在內(nèi)部被上拉的VDDRF |