| 32位可配置系統(tǒng)芯片Triscend A7系列 它是Triscend的第二代CSoC,包括Triscend CSoC平臺、32位RISC處理器ARM7TDMI內(nèi)核、 CPU子系統(tǒng)以及豐富的系統(tǒng)級功能。 A7為網(wǎng)絡(luò)及因特網(wǎng)無線應(yīng)用產(chǎn)品的單芯片解決方案加速了進入市場的時間。 ---- A7為網(wǎng)絡(luò)及因特網(wǎng)無線應(yīng)用產(chǎn)品的單芯片解決方案加速了進入市場的時間。 Triscend是1997年在美國加州Mountain View成立的一家公司,從1998上半年獲得110萬美元風(fēng)險投資以來,到2000年上半年總共已獲得4千萬美元的風(fēng)險投資。Triscend在1999年上半年首先推出Triscend E5系列的8位可配置系統(tǒng)芯片(CSoC),在單個芯片上結(jié)合了業(yè)界標(biāo)準(zhǔn)的8032微控制器、可編程邏輯、RAM、高速總線以及其它一些系統(tǒng)功能。利用Triscend同時提供的FastChip CSoC開發(fā)軟件,設(shè)計人員可以迅速地針對特定的應(yīng)用,開發(fā)出基于8032微控制器的有特色的產(chǎn)品。2000年8月Triscend又發(fā)布了Triscend A7,業(yè)界第一個完全的32位可配置系統(tǒng)芯片。A7在單個芯片上集成了32位ARM7TDMI處理器核、可編程邏輯、存儲器子系統(tǒng)、高性能專用內(nèi)部總線,以及其它一些系統(tǒng)功能。利用Triscend的FastChip CSoC開發(fā)軟件,以及與第三方的EDA和嵌入開發(fā)工具的集成,嵌入式系統(tǒng)開發(fā)人員可以迅速地開發(fā)出滿足特定應(yīng)用要求的有自己特色的產(chǎn)品。  | | 圖1:Triscend CSoC平臺 | ---- Triscend的第一、第二系列的CSoC產(chǎn)品以及今后將推出的產(chǎn)品都是以Triscend的CSoC平臺為基礎(chǔ)。因為有了這個平臺,加速了后繼產(chǎn)品的開發(fā)時間。Triscend CSoC平臺由高性能系統(tǒng)總線(可配置系統(tǒng)互連(CSI)總線)、可配置系統(tǒng)邏輯(CSL)和CSI插座組成(圖1)。 ---- CSI總線統(tǒng)一CSoC的操作,傳輸速率高達240M字節(jié)每秒,包括32位地址總線與32位數(shù)據(jù)總線。CSI插座給出CSI總線與CSL矩陣的開放接口定義。軟外設(shè)的邏輯地址與CSL矩陣的布局無關(guān),而且所有軟外設(shè)均與過去和未來的CSoC兼容。具有3種總線主控器(ARM7 TDMI單片機、DMA控制器和JTAG接口)及內(nèi)建的仲裁機制。 ---- CSL矩陣具有3800多個觸發(fā)器和300多個可編程輸入與輸出(PIO);互聯(lián)結(jié)構(gòu)豐富靈活,便于對系統(tǒng)總線的存取;帶有快速加法器、計數(shù)器和乘法器的專用電路;CSL單元可以配置為存儲器,包含真正雙端口工作;除系統(tǒng)時鐘外,還有6路獨立的低偏差時鐘。 ---- A7的系統(tǒng)結(jié)構(gòu)見圖2。其高性能32位ARM 7 TDMI處理器內(nèi)核與其它ARM 7 TDMI型號保持二進制及源碼兼容。存儲器接口單元提供對外部存儲器(ROM、EEPROM、FLASH、SRAM和SDRAM)的靈活接口。嵌入的支持功能包括:4通道高性能DMA控制器,IEEE 1149.1加強型JTAG接口,硬件斷點單元,通電復(fù)位,節(jié)電和電源管理模式,2個定時器/計數(shù)器,16個輸入中斷控制器,看門狗定時器,2個UART等。  圖2:Triscend A7 CSoC方框圖 ---- Triscend FastChip開發(fā)軟件能幫助開發(fā)人員快速完成CSoC的設(shè)計,加速產(chǎn)品上市。它管理從配置CSoC可編程邏輯到系統(tǒng)調(diào)試的整個設(shè)計流程。同時FastChip還緊密集成了第三方的微處理器工具(包括Wind River Systems、ARM Consortium以及Embedded Performance等公司和協(xié)會)及EDA工具(來自Synopsys、Innoveda以及Cadence等),為客戶提供完整的解決方案。 ---- Triscend 的CSoC芯片提供了一種處于完全定制的ASIC與專用標(biāo)準(zhǔn)產(chǎn)品之間的替代方案,它使設(shè)計人員既有針對特定應(yīng)用進行優(yōu)化的余地,又不必承受定制ASIC的昂貴代價與長周期的壓力。而且,它的處理器內(nèi)核是流行的標(biāo)準(zhǔn)品種,可編程邏輯也有現(xiàn)成的開發(fā)工具,使設(shè)計人員可以在已經(jīng)熟悉的開發(fā)環(huán)境中進行全部過程的開發(fā)工作。 |